משמעות הדבר היא כי הפלט ילך "גבוה" 1 אם טרנזיסטור העליון או רווי, ויעבור "נמוך" 0 רק אם שניהם טרנזיסטורים נמוך להרוות | שים לב כי הפלט של שער זה לעולם לא צף כמו במקרה של מעגל TTL הפשוט ביותר: יש לו תצורה "טוטם" מוטבע טבעי, המסוגל המקור והן הטעינה זרם העומס |
---|---|
היתרונות מן השימוש בשיטה זו: 1 | מהפך ישורטט לפי הלוגיקה שלפניו או שמאחוריו |
היסטוריה הרעיון להשתמש בערכי-אמת לוגיים לצורך חישובים שונים נהגה על ידי.
21ניתן לממש פעולה זו על ידי שני מפסקים המחוברים במקביל למקור מתח | הסרטוט המתקבל ברור למעיין בו ומקל על השימוש בו לאיתור תקלות |
---|---|
צירופי שערים ניתן לממש מורכבת באמצעות צירוף של שערים לוגיים בסיסיים המפורטים לעיל | · המוצא יהיה "0" רק אם שני המבואות הם "0" |
עבור שער CMOS הפועל ב 15 וולטים של מתח אספקת חשמל V dd , אות קלט חייב להיות קרוב ל 15 וולט כדי להיחשב "גבוה" 1.
הטרנזיסטור התחתון, בעל מתח אפס בין שער למצע מקור , נמצא במצב הרגיל: כבוי | טעויות כאלו מביאות מיד לאי התאמה בסרטוט ולחריגה בולטת לעין מן הכללים |
---|---|
כל זוג נשלט על ידי אות קלט יחיד | בהיותם בשליטת מתח ולא בשליטה הנוכחית התקנים, IGFETs נוטים לאפשר עיצובים מעגל פשוט מאוד |
ההשפעה היחידה של וריאציות מתח מתח על שער CMOS היא הגדרת המתח של מצב "גבוה" 1.